Diese Website nutzt Cookies, um gewisse Funktionen gewährleisten zu können. Durch die Nutzung der Website stimmen Sie unseren Datenschutz-Richtlinien zu.
Nachrichten und Informationen zu Test- und Messtechnik für Elektronik in Entwicklung, Produktion und Service.  

Newsletter abonnieren

Alle 14 Tage alle News im Überblick
captcha 
Bitte geben Sie auch den angezeigten Sicherheitscode ein.

News - Baugruppen- und System-Test

Universelle Kontaktierungslösung für Baugruppentest über JTAG-Bus

Goepel-G-TAP18. Dezember 2012 - GÖPEL electronic stellt mit dem G-TAP eine weltweit einzigartige Lösung zur universellen Kontaktierung elektronischer Baugruppen - speziell des JTAG-Busses - zum Testen und Programmieren vor. Dabei handelt es sich nicht um ein einzelnes Produkt sondern um ein Gesamtkonzept, da der G-TAP entweder im Stand-Alone-Betrieb oder als Integrationslösung in bestehende elektrische und optische Testsysteme wie Flying-Probe, In-Circuit-Test oder AOI eingesetzt werden kann.

„In der Entwicklung und Produktion elektronischer Baugruppen ist das Kontaktierungsproblem bestens bekannt. Der G-TAP ist mehr als eine einzelne Lösung, da er für alle anfallenden Test- und Programmieraufgaben universell und flexibel eingesetzt werden kann“, freut sich Martin Borowski, Technologie-Experte in der Boundary Scan Division bei GÖPEL electronic. „Anwender haben nun nicht mehr die leidige Auswahl zwischen dem Einsatz von Steckverbindern, Testpunkten oder beidem mit ihren entsprechenden Vor- und Nachteilen. Der G-TAP schlägt alle Fliegen mit einer Klappe, da er für sämtliche anfallenden Kontaktierungswünsche eine optimale Lösung bietet.“

Bei der Entwicklung des G-TAP wurde besonderes Augenmerk auf die Möglichkeit der Kombination von Testverfahren gelegt. Des Weiteren gibt es eine Inline-Lösung, die Lagetoleranzen der Leiterplatte bis 1 mm problemlos ausgleichen und automatisch an den Prüfling adaptieren kann. Dies ermöglicht den Einsatz in Prüfgeräten, die nicht für eine Nadeladaption vorgesehen, z.B. dem klassischen AOI-System. Der Aufwand für Integrationen ist sehr gering, da alle benötigten Signale über eine zentrale Einheit zugeführt werden.

Voraussetzung ist ein spezielles Pad-Design auf der Leiterplatte. Es umfasst insgesamt 11 Signale: den JTAG-Bus, die Spannungsversorgung und eventuell benötigte Zusatzsignale. Somit ist es möglich, sowohl elektrische Tests (Boundary-Scan-Test, Software-Emulation via VarioTAP) als auch beliebige Programmieraufgaben (On-Chip Flash, Externer Flash, FPGA/CPLD) durchzuführen. Das Pad-Design besteht aus Durchkontaktierungen (Vias) und kann somit von Bottom- oder Top-Seite kontaktiert werden. Je nach Anforderung, beispielsweise zur Inbetriebnahme von Prototypen, Serienproduktion oder Reparatur stehen eine manuelle Handadaptionen aber auch automatische Lösungen zur Verfügung.

Das Konzept des G-TAP ist zum Patent angemeldet.

www.goepel.com



Weitere News zum Thema:

Keine weiteren News zu diesem Thema vorhanden


Aktuelle Termine

embedded world 2024
09. bis 11. April
zur Terminübersicht...
Control 2024
23. bis 26. April
zur Terminübersicht...
Automotive Testing Expo Europe
04. bis 06. Juni
zur Terminübersicht...

  Weitere Veranstaltungen...
  Messe-/Kongresstermine
  Seminare/Roadshows

 


Banner-Werbung